新推出的可重新配置计算技术可用于汽车和无线连接市场的
通用数字无线电接收器设计
日前,Silicon Hive推出一整套应用于软件定义无线电的全新硬件/软件联合设计解决方案。Silicon Hive是皇家飞利浦电子集团技术孵化计划建立的新公司之一。
新推出的BRESCA和AVISPA嵌入处理器内核及相关软件库解决方案使该领域的片上系统(SoC)设计师能充分利用可重新配置计算的性能优势。该突破性技术使可编程性和性能远远超越了目前以DSP为基础的解决方案。
在具有巨大潜力的亚洲消费终端应用之一的汽车无线电市场,这些内核用低成本的可编程集成电路(IC)替代了原来接收器中针对每个无线广播格式的多个IC模块。该单个软件定义无线电IC经过配置可以接收数字卫星无线电广播、多频带信道(IBOC)、数字音频广播(DAB),甚至可以支持GPS功能。
此外,在增长迅速的亚洲无线LAN市场,单个低成本IC可以以多个无线LAN标准进行编程,或者运用新的设计进行升级,以提高性能或增加新性能。
Silicon Hive新推出的这些可重新配置计算解决方案结合了处理器驱动系统的灵活性及ASIC的执行速度和低功耗,从而能够达到持续的数据率,满足无线接收器的数字化IF频率,特别是多MHz频率要求的要求,使接收器只需更换软件即可调换至任何广播标准。
除了IF信号处理,BRESCA和 AVISPA内核还能够在一个接收器内运行所有所需的基带和源处理。它们能够与低成本的SoC解决方案集成,满足大批量消费应用领域对成本、性能、灵活性、上市时间等各方面的要求。它们的可编程性还使亚洲的OEM厂商能够保护珍贵的应用IP。
Silicon Hive产品开发经理Geoff Burns说:“在亚洲,仅仅靠开发一个全新的计算机基础架构来执行最新的DSP都不能单独执行的任务已经不能满足市场的需求,还必须提供一个软件和硬件开发环境,使设计师能够立即使用解决方案。这就是我们现在推出的解决方案。”
BRESCA内核是一个可重新配置的加速器,能够提供高速流数据所需要的超高周转速率。AVISPA可配置加速器专为变换和频域均衡器等块处理任务设计。通过任何现有的半导体工艺技术和行业标准硬件设计流程,这两款软内核产品可以与SoC集成在一起,正如ARM和MIPS内核等传统处理器。
BRESCA和AVISPA内核可以完全通过ANSI C进行编程,同时具备一套完整的预编译软件模块,能够在软件定义无线电解决方案中组装。内核和软件库的性能完全符合目前数字卫星和数字地域广播系统的要求。一个使用户能够开发自己的软件库组件的ANSI C编译器也即将推出。
“我们的可重新配置内核的魅力在于,你只需要切换软件程序便立刻能使低成本接收平台转换不同的调制方式,如OFDM和QPSK,从而实现真正的通用卫星/地域广播接收。”Burn补充说。
目前产品已经上市。欲了解更多该产品信息,请致电+44 31 40 274 5169或email至g.burns@philips.com,联系Geoff Burn。
关于皇家飞利浦电子公司
皇家飞利浦电子是世界上最大的电子公司之一,在欧洲名列榜首,2002年的销售额达318亿欧元。它在彩色电视、照明、电动剃须刀、医疗诊断影像以及病人监护,以及单芯片电视产品领域世界领先。它拥有166,000名员工,在60多个国家里活跃在照明、消费电子、家用电器、电子元件、半导体和医疗系统等领域。飞利浦在纽约证券交易所(代号为PHG)、伦敦、法兰克福、阿姆斯特丹和其它股票交易所中上市。有关飞利浦公司的信息资料请查询www.semiconductors.philips.com。