Intel E7500双通道DDR服务器芯片组技术剖析
  • Rookie
  • 2002年02月26日 14:55
  • 0

Anandtech上刊登了一篇非常详细的Intel E7500双通道DDR服务器芯片组文章,文章介绍了E7500的功能,技术特色和主板支持等等,Anand称E7500首次采用了很多Intel的新技术,所有这些功能都很重要,并将成为未来桌面芯片组的候选功能:

"E7500内存控件中心(MCH)显然包括了很多提高。首先也是最重要的是双通道DDR SDRAM内存控制器的引入。E7500的内存控制器已经通过DDR200和DDR266验证。但是总线只能在100MHz下运行,这意味着即使你在E7500上使用DDR 266SDRM,内存也只能在DDR 200速度下运行。至于为什么会这样Intel的解释是这样的,双DDR200通道可以达到理论3.2GB/s的带宽,这3.2GHZ的FSB总线正好相配。正如我们在过去看到的,FSB和内存总线同步运行可以降低CPU/内存存取延迟时间。但是无论如何,Intel在未来将会转向133MHz FSB,而E7500的后续版本将支持DDR266。

E7500 MCH具有8个内存Bank,支持16GB DDR200 SDRAM,但是因为它是双通道DDR方案,所以内存要成对使用。

由于Intel首次引入了Hub-Link 2.0互连技术,芯片I/O子系统性能也获得了提高。Intel是首次在i810芯片采用IHA架构,用来代替传统的南北桥架构。Intel所称的hub芯片是由Hub Link互连,这个总线实际上是高速串行总线。所有当前的Intel芯片组都仍然使用Hub Link 1.0,8bit 133MHz双泵互连总线,而E7500则首次使用了Hub Link 1.5和2.0总线。

E7500 MCH有三条HL 2.0连接,每一条都在266MHz下运行。每个HL 2.0互连都是2byte宽(16bit),因此MCH以及和MCH相连的设备之间的最大带宽都是1.06GB/s。因为有三条总线,所以总共I/O带宽是3.2GB/s。

那么为什么要使用三条HL 2.0连接呢?这是因为,对于高端服务器应用而言,包括RAID阵列,Gigabit Ethernet等应用都是极吃带宽的工作,要求性能非常高的I/O子系统。E7500平台采用Intel P64H2 64-bit PCI/PCI-X控制器,每个控制器支持2个64bit/133mhZ PCI-X总线,而P64H2通过HL 2.0和MCH相连,因此总共有6条PCI/PCI-X总线。这种灵活的I/O架构以前仅仅在SereverWorks平台上使用,而且极受欢迎和肯定。

另外,E7500通过ICH提供了对老技术的支持,E7500 ICH为ICH3-S芯片,它在HL1.5总线下工作,HL 1.5和HL 1.0唯一的区别就是HL 1.5在电气特性上和HL 2.0兼容,因此主板厂商可以简化设计和布局。"

阅读全文


文章出处:www.anandtech.com

文章纠错

  • 好文点赞
  • 水文反对

此文章为快科技原创文章,快科技网站保留文章图片及文字内容版权,如需转载此文章请注明出处:快科技

观点发布 网站评论、账号管理说明
热门评论
查看全部评论
相关报道

最热文章排行查看排行详情

邮件订阅

评论0 | 点赞0| 分享0 | 收藏0