美光、博通破解DDR3时序难题
  • 上方文Q
  • 2013年12月18日 09:16
  • 0

美光今天宣布,通过与博通公司合作,已经开发出了业内第一个应付DDR3 tFAW时序参数限制的解决方案。

tFAW:DRAM Four Active Window的缩写,DDR内存的一个时序参数,定义了同一Rank中允许同时发送大于四个行激活命令的间隔时间,因此最小值应该不小于tRRD(RAS to RAS Delay)的四倍。DDR3 tRRD的最小值是4T,因此tFAW的最小值就是16T。

tFAW会限制服务器、存储和网络应用中的数据吞吐量,严重的时候可以让带宽打个15-35%的折扣。DDR内存每进步一代,访问间隔就会翻番,导致tRDD、tFAW这样的时序参数越发限制数据吞吐量,影响高性能应用的发挥,因为在任何tFAW期间都不能同时发送超过四个激活命令。

而根据思科的调查,2012-2017年间全球IP流量的年复合增长率将达到23%,对带宽要求更加明显。

美光研发、博通认证的新技术则可以将DDR3-2133、2KB页面尺寸的tFAW的值从35ns降低到30ns,每秒操作数因此提升18%。

这对复杂的封包处理非常关键,比如ISP网络应用中的IPv4、IPv6 lookup。博通BCM88030 20Gbps NPU网络处理器加上美光DDR3内存,L2、IPv4、IPv6 lookup能力得到了极大的提升。

美光已经开始量产支持更低tFAW时序规范的2Gb(256MB)、4Gb(512MB) DDR3内存颗粒。

美光、博通破解DDR3时序难题

 

文章纠错

  • 好文点赞
  • 水文反对

此文章为快科技原创文章,快科技网站保留文章图片及文字内容版权,如需转载此文章请注明出处:快科技

观点发布 网站评论、账号管理说明
热门评论
查看全部0条评论
相关报道

最热文章排行查看排行详情

邮件订阅

评论0 | 点赞0| 分享0 | 收藏0