GF 28nm SHP工艺、24.1亿个晶体管、245平方毫米内核面积
计算核心:支持HSA的一个硬件模块,可编程,可在自己的上下文环境、虚拟内存空间内运行至少一个线程,且与其他核心独立
Kaveri APU有最多12个计算核心,包括4个CPU、8个GPU CU,其中压路机架构的IPC提升了最多20%,平均约10%(可惜被低频率给抵消了 )
压路机架构改进:指令缓存丢失减少30%、分支预测错误减少20%、调度效率提升5-10%、每线程最大宽度分配提升25%、存储管理大幅改进
Kaveri APU 47%的核心面积都给了GPU,这里有最新核心“夏威夷”的最多特性