联电65nm芯片工艺采用SOI技术
  • P2MM
  • 2007年06月05日 09:37
  • 0

除了IBM、AMD在芯片工艺上采用SOI(绝缘体上硅)技术之外,现在台湾第2大芯片代工厂商UMC联电也宣布在旗下的65nm芯片生产线上开始采用SOI技术。

绝缘体上硅(SOI)是指在一绝缘衬底上再形成一层单晶硅薄膜,或者是单晶硅薄膜被一绝缘层(通常是SiO2)从支撑的硅衬底中分开这样结构的材料、这种材料结构可实现制造器件的薄膜材料完全与衬底材料的隔离。SOI技术可以改善芯片性能,降低漏电,以及减少芯片功耗。随着微处理器(CPU)、图形芯片(GPU)制程对绝缘层上覆硅技术(SOI)需求愈来愈强,SOI已成各大芯片代工角逐核心客户青睐的武器。  联电表示,借助SOI技术,旗下65nm工艺晶圆更加紧凑,芯片切割率可以比无SOI技术的65nm晶圆提升25%,同时联电65nm SOI技术的芯片功耗可以降低30%,联电65nm SOI技术的芯片工作频率可以最大提升28%,联电65nm SOI技术的芯片的生产成本可以降低10%。 联电目前也是除TMSC台积电之外,全球第2大芯片代工厂商。

 

文章纠错

  • 好文点赞
  • 水文反对

此文章为快科技原创文章,快科技网站保留文章图片及文字内容版权,如需转载此文章请注明出处:快科技

观点发布 网站评论、账号管理说明
热门评论
查看全部0条评论
相关报道

最热文章排行查看排行详情

邮件订阅

评论0 | 点赞0| 分享0 | 收藏0