Intel SoC嵌入式处理器细节:整合南北桥
  • 上方文Q
  • 2007年08月31日 10:46
  • 0

在近日的Hot Chips大会上,Intel公布了SoC(片上系统)处理器“Tolapai”的更多技术细节。

自从多年前的“Timna”失败之后,Tolapai是Intel第一次尝试SoC处理器设计,发布后将成为自1994年的80386EX以来Intel首款整合内存控制器的处理器。Tolapai之所以备受关注,就是因为它将是x86 ISA指令集架构进军嵌入式领域的重大举措,直面PowerPC、ARM、MIPS ISA等。

Tolapai处理器基于改良版的Pentium M核心,所以只是32-bit设计,不过作为嵌入式产品,64-bit支持也并不是必需的。Tolapai频率600MHz、1GHz、1.2GHz,采用65nm工艺制造,集成1.48亿个晶体管,封装面积37.5×37.5mm,热设计功耗13-20W。

Tolapai集成了北桥和南桥,其中北桥拥有单通道64-bit DDR2内存控制器、四通道DMA控制器、18条PCI-E通道(一个x8、两个x4、两个x1),南桥则支持两个USB、两个SATA、两个UART(通用异步串行收发接器)、37个GPIO(通用输入/输出)、Timer(定时器)、RTC(实时时钟)、WDT(看门狗定时器)等。

从上边的规格里我们看不到以太网等,这是因为南桥内还有一块特殊区域“加速与输入输出联合”,支持三个千兆以太网、一个本地扩展总线、一个同步串口(SSP)、三个时分多路复用(TDM)、两个控制器局域网(CAN)。该区域兼容Intel的QuickAssist加速层,同时配备256KB SRAM缓存、随机数生成器、数字加密和签名算法硬件加速等安全特性。

至于GPU部分,Tolapai并不打算同时整合,因为Intel认为没有这种必要。

简单地说,对于IPSec应用来说,Tolapai可以身兼四职:x86处理器、内存控制器(MCH)、输入输出控制器(ICH)、加密加速器。

Tolapai一旦发布,受影响最大的自然是正专心于嵌入式x86领域的VIA,同时基于Tolapai的UMPC也会更加强大、更加便携。

Intel SoC嵌入式处理器细节:整合南北桥 资料图片:Tolapai处理器

 

文章纠错

  • 好文点赞
  • 水文反对

此文章为快科技原创文章,快科技网站保留文章图片及文字内容版权,如需转载此文章请注明出处:快科技

观点发布 网站评论、账号管理说明
热门评论
查看全部评论
相关报道

最热文章排行查看排行详情

邮件订阅

评论0 | 点赞0| 分享0 | 收藏0